ALINX-LOGO

ALINX AC7Z020 ZYNQ7000 FPGA kūrimo plokštė

ALINX-AC7Z020-ZYNQ7000-FPGA-Development-Board-PRODUCT

Informacija apie produktą

ZYNQ7000 FPGA plėtros plokštė yra kūrimo plokštė, kurioje yra XC7Z100-1CLG400I lustas, kuris yra ZYNQ7000 serijos dalis. Jis turi ARM dviejų branduolių CortexA9 pagrįstą taikomųjų programų procesorių, kurio taktinis dažnis siekia iki 800 MHz, 256 KB lusto RAM ir išorinės atminties sąsają, palaikančią 16/32 bitų DDR2, DDR3 sąsają. Plokštė taip pat turi du Gigabit NIC palaikymą, dvi USB2.0 OTG sąsajas, dvi CAN2.0B magistralės sąsajas, dvi SD korteles, SDIO, su MMC suderinamus valdiklius, 2 SPI, 2 UART, 2 I2C sąsajas ir 4 poras 32 bitų GPIO. Plokštėje yra pagrindinė plokštė (AC7Z010), kurioje naudojami du Micron MT41K128M16TW-107 DDR3 lustai, kurių bendra talpa yra 256 MB, o duomenų magistralės plotis - 32 bitai. Plokštėje taip pat yra vartotojo šviesos diodai, vartotojo klavišai, išplėtimo antraštė, JTAG derinimo prievadas ir maitinimo šaltinis.

Produkto naudojimo instrukcijos

Norėdami naudoti ZYNQ7000 FPGA plėtros plokštę, atlikite šiuos veiksmus:

  1. Prijunkite maitinimo šaltinį prie plokštės.
  2. Prijunkite plokštę prie kompiuterio naudodami USB kabelį.
  3. Įdiekite visas reikalingas plokštės tvarkykles savo kompiuteryje.
  4. Atidarykite programinės įrangos kūrimo aplinką ir sukurkite naują projektą.
  5. Konfigūruokite projekto nustatymus, kad galėtumėte naudoti ZYNQ7000 FPGA plėtros plokštę.
  6. Parašykite savo kodą ir sukompiliuokite.
  7. Įkelkite sudarytą kodą į lentą naudodami JTAG derinimo prievadas.
  8. Išbandykite savo kodą lentoje.

Pastaba: Išsamesnės informacijos apie plokštės funkcijas ir naudojimą rasite vartotojo vadove.

Versijos įrašas

Versija Data Išleista iki Aprašymas
1.0 red 2019-12-15 Rachelė Džou Pirmasis leidimas

AC7Z010 pagrindinė plokštė

AC7Z010 pagrindinė plokštė Įvadas

  • AC7Z010 (pagrindinės plokštės modelis, tas pats žemiau) FPGA pagrindinė plokštė, ZYNQ lustas yra pagrįstas XILINX įmonės ZYNQ7 serijos XC010Z1-400CLG7000I. ZYNQ lusto PS sistemoje integruoti du ARM CortexTM-A9 procesoriai, AMBA® jungtys, vidinė atmintis, išorinės atminties sąsajos ir periferiniai įrenginiai. ZYNQ lusto FPGA yra daug programuojamų loginių elementų, DSP ir vidinės RAM.
  • Šioje pagrindinėje plokštėje naudojami du Micron's MT41K128M16TW-107 DDR3 lustai, kurių kiekvienos talpa yra 256 MB; du DDR lustai kartu sudaro 32 bitų duomenų magistralės plotį, o duomenų skaitymo ir rašymo laikrodžio dažnis tarp ZYNQ ir DDR3 iki 533Mhz; ši konfigūracija gali patenkinti sistemos didelio pralaidumo duomenų apdorojimo poreikius
  • Kad būtų galima prijungti prie laikiklio plokštės, dvi šios pagrindinės plokštės plokštės jungtys yra išplėstos su USB prievadais PS pusėje, Gigabit Ethernet sąsajomis, SD kortelės lizdu ir kitais likusiais MIO prievadais (48). Kaip ir beveik visi BANK100 (tik AC13Z7), BAN010 ir BANK34 IO prievadai (35) PL pusėje, BANK34 ir BANK35 IO lygiai gali būti pateikti per nešiklio plokštę, kad atitiktų vartotojų reikalavimus skirtingo lygio sąsajoms. Vartotojams, kuriems reikia daug IO, ši pagrindinė plokštė bus geras pasirinkimas. Ir IO jungties dalis, ZYNQ lustas su sąsaja tarp vienodo ilgio ir diferencinio apdorojimo, o pagrindinės plokštės dydis yra tik 35 * 42 (mm), o tai labai tinka antrinei plėtrai.ALINX-AC7Z020-ZYNQ7000-FPGA-Development-Board-1 pav.

ZYNQ lustas

FPGA pagrindinėje plokštėje AC7Z010 naudojamas Xilinx Zynq7000 serijos lustas, modulis XC7Z010-1CLG400I. Lusto PS sistemoje yra du ARM Cortex™-A9 procesoriai, AMBA® jungtys, vidinė atmintis, išorinės atminties sąsajos ir periferiniai įrenginiai. Šie išoriniai įrenginiai daugiausia apima USB magistralės sąsają, Ethernet sąsają, SD/SDIO sąsają, I2C magistralės sąsają, CAN magistralės sąsają, UART sąsają, GPIO ir tt PS gali veikti nepriklausomai ir paleisti įjungus arba atstačius. 2-2-1 paveiksle išsamiai aprašyta bendra ZYNQ7000 lusto blokinė schema.ALINX-AC7Z020-ZYNQ7000-FPGA-Development-Board-2 pav.

Pagrindiniai PS sistemos dalies parametrai yra šie:

  • ARM dviejų branduolių CortexA9 programų procesorius, ARM-v7 architektūra, iki 800MHz
  • 32 KB 1 lygio instrukcijų ir duomenų talpykla vienam CPU, 512 KB 2 lygio talpykla, 2 CPU bendrinimai
  • Lustinė įkrovos ROM ir 256 KB lustinė RAM
  • Išorinės atminties sąsaja, palaiko 16/32 bitų DDR2, DDR3 sąsają
  • Dviejų gigabitų NIC palaikymas: divergentinė agreguota DMA, GMII, RGMII, SGMII sąsaja
  • Dvi USB2.0 OTG sąsajos, kurių kiekviena palaiko iki 12 mazgų
  • Dvi CAN2.0B magistralės sąsajos
  • Du SD kortelės, SDIO, MMC suderinami valdikliai
  • 2 SPI, 2 UART, 2 I2C sąsajos
  • 4 poros 32 bitų GPIO, 54 (32 + 22) kaip PS sistemos IO, 64 prijungti prie PL
  • Didelio pralaidumo ryšys per PS ir PS į PL

Pagrindiniai PL loginės dalies parametrai yra tokie:

  • Loginiai elementai: 28K
  • Paieškos lentelės (LUT): 17600 XNUMX
  • Šlepetės: 35,200 XNUMX
  • 18x25MACC: 80
  • Blokuoti RAM: 240KB
  • Du AD keitikliai, skirti lustui, voltage, temperatūros jutimas ir iki 17 išorinių diferencialinių įvesties kanalų, 1MBPS
  • XC7Z100-1CLG400I lusto greičio klasė yra -1, pramoninė klasė, pakuotė yra BGA400, kaiščio žingsnis yra 0.8 mm, specifinis ZYNQ7000 serijos lusto modelio apibrėžimas parodytas 2-2-2 pav.ALINX-AC7Z020-ZYNQ7000-FPGA-Development-Board-3 pav.

DDR3 DRAM

  • FPGA pagrindinėje plokštėje AC7Z010 yra du Micron DDR3 SDRAM lustai (iš viso 1 GB), modelis MT41K128M16TW-107 (suderinamas su Hynix
  • H5TQ2G63AFR-PBI). Bendras DDR3 SDRAM magistralės plotis yra 32 bitai. DDR3 SDRAM veikia maksimaliu 533MHz greičiu (1066Mbps duomenų perdavimo sparta). DDR3 atminties sistema yra tiesiogiai prijungta prie ZYNQ apdorojimo sistemos (PS) BANK 502 atminties sąsajos. Konkreti DDR3 SDRAM konfigūracija parodyta 2-3-1 lentelėje:
Bitų skaičius Chip modelis Talpa Gamykla
U8, U9 MT41K128M16TW-107 256M x 16bit Mikronas

2-3-1 lentelė: DDR3 SDRAM konfigūracija

DDR3 techninės įrangos konstrukcija reikalauja griežtai atsižvelgti į signalo vientisumą. Mes visiškai atsižvelgėme į atitinkamą rezistorių / gnybtų varžą, pėdsakų varžos valdymą ir pėdsakų ilgio valdymą grandinės projektavimo ir PCB konstrukcijoje, kad užtikrintume greitą ir stabilų DDR3 veikimą.ALINX-AC7Z020-ZYNQ7000-FPGA-Development-Board-4 pav.ALINX-AC7Z020-ZYNQ7000-FPGA-Development-Board-5 pav.

DDR3 DRAM kaiščio priskyrimas:

Signalo pavadinimas ZYNQ PIN kodas ZYNQ PIN kodas
DDR3_DQS0_P PS_DDR_DQS_P0_502 C2
DDR3_DQS0_N PS_DDR_DQS_N0_502 B2
DDR3_DQS1_P PS_DDR_DQS_P1_502 G2
DDR3_DQS1_N PS_DDR_DQS_N1_502 F2
DDR3_DQS2_P PS_DDR_DQS_P2_502 R2
DDR3_DQS2_N PS_DDR_DQS_N2_502 T2
DDR3_DQS3_P PS_DDR_DQS_P3_502 W5
DDR3_DQS4_N PS_DDR_DQS_N3_502 W4
DDR3_D0 PS_DDR_DQ0_502 C3
DDR3_D1 PS_DDR_DQ1_502 B3
DDR3_D2 PS_DDR_DQ2_502 A2
DDR3_D3 PS_DDR_DQ3_502 A4
DDR3_D4 PS_DDR_DQ4_502 D3
DDR3_D5 PS_DDR_DQ5_502 D1
DDR3_D6 PS_DDR_DQ6_502 C1
DDR3_D7 PS_DDR_DQ7_502 E1
DDR3_D8 PS_DDR_DQ8_502 E2
DDR3_D9 PS_DDR_DQ9_502 E3
DDR3_D10 PS_DDR_DQ10_502 G3
DDR3_D11 PS_DDR_DQ11_502 H3
DDR3_D12 PS_DDR_DQ12_502 J3
DDR3_D13 PS_DDR_DQ13_502 H2
DDR3_D14 PS_DDR_DQ14_502 H1
DDR3_D15 PS_DDR_DQ15_502 J1
DDR3_D16 PS_DDR_DQ16_502 P1
DDR3_D17 PS_DDR_DQ17_502 P3
DDR3_D18 PS_DDR_DQ18_502 R3
DDR3_D19 PS_DDR_DQ19_502 R1
DDR3_D20 PS_DDR_DQ20_502 T4
DDR3_D21 PS_DDR_DQ21_502 U4
DDR3_D22 PS_DDR_DQ22_502 U2
DDR3_D23 PS_DDR_DQ23_502 U3
DDR3_D24 PS_DDR_DQ24_502 V1
DDR3_D25 PS_DDR_DQ25_502 Y3
DDR3_D26 PS_DDR_DQ26_502 W1
DDR3_D27 PS_DDR_DQ27_502 Y4
DDR3_D28 PS_DDR_DQ28_502 Y2
DDR3_D29 PS_DDR_DQ29_502 W3
DDR3_D30 PS_DDR_DQ30_502 V2
DDR3_D31 PS_DDR_DQ31_502 V3
DDR3_DM0 PS_DDR_DM0_502 A1
DDR3_DM1 PS_DDR_DM1_502 F1
DDR3_DM2 PS_DDR_DM2_502 T1
DDR3_DM3 PS_DDR_DM3_502 Y1
DDR3_A0 PS_DDR_A0_502 N2
DDR3_A1 PS_DDR_A1_502 K2
DDR3_A2 PS_DDR_A2_502 M3
DDR3_A3 PS_DDR_A3_502 K3
DDR3_A4 PS_DDR_A4_502 M4
DDR3_A5 PS_DDR_A5_502 L1
DDR3_A6 PS_DDR_A6_502 L4
DDR3_A7 PS_DDR_A7_502 K4
DDR3_A8 PS_DDR_A8_502 K1
DDR3_A9 PS_DDR_A9_502 J4
DDR3_A10 PS_DDR_A10_502 F5
DDR3_A11 PS_DDR_A11_502 G4
DDR3_A12 PS_DDR_A12_502 E4
DDR3_A13 PS_DDR_A13_502 D4
DDR3_A14 PS_DDR_A14_502 F4
DDR3_BA0 PS_DDR_BA0_502 L5
DDR3_BA1 PS_DDR_BA1_502 R4
DDR3_BA2 PS_DDR_BA2_502 J5
DDR3_S0 PS_DDR_CS_B_502 N1
DDR3_RAS PS_DDR_RAS_B_502 P4
DDR3_CAS PS_DDR_CAS_B_502 P5
DDR3_WE PS_DDR_WE_B_502 M5
DDR3_ODT PS_DDR_ODT_502 N5
DDR3_RESET PS_DDR_DRST_B_502 B4
DDR3_CLK0_P PS_DDR_CKP_502 L2
DDR3_CLK0_N PS_DDR_CKN_502 M2
DDR3_CKE PS_DDR_CKE_502 N3

QSPI blykstė

FPGA pagrindinėje plokštėje AC7Z010 yra vienas 256 MBit Quad-SPI FLASH lustas, blykstės modelis yra W25Q256FVEI, kuris naudoja 3.3 V CMOS vol.tage standartas. Dėl nepastovaus QSPI FLASH pobūdžio jis gali būti naudojamas kaip sistemos įkrovos įrenginys, skirtas saugoti sistemos įkrovos vaizdą. Šiuose vaizduose daugiausia yra FPGA bitų files, ARM programos kodą ir kitus vartotojo duomenis files. Konkretūs QSPI FLASH modeliai ir susiję parametrai parodyti 2-4-1 lentelėje.

Padėtis Modelis Talpa Gamykla
U15 W25Q256FVEI 32M baitas Winbond

2-4-1 lentelė: QSPI FLASH specifikacija
QSPI FLASH yra prijungtas prie BANK500 GPIO prievado ZYNQ lusto PS skyriuje. Sistemos projekte šių PS prievadų GPIO prievadų funkcijos turi būti sukonfigūruotos kaip QSPI FLASH sąsaja. 2-4-1 paveiksle pavaizduota QSPI Flash schema.ALINX-AC7Z020-ZYNQ7000-FPGA-Development-Board-6 pav.

Konfigūruokite lusto kaiščio priskyrimus:

Signalo pavadinimas ZYNQ PIN kodas ZYNQ PIN kodas
QSPI_SCK PS_MIO6_500 A5
QSPI_CS PS_MIO1_500 A7
QSPI_D0 PS_MIO2_500 B8
QSPI_D1 PS_MIO3_500 D6
QSPI_D2 PS_MIO4_500 B7
QSPI_D3 PS_MIO5_500 A6

Laikrodžio konfigūracija

AC7Z010 pagrindinė plokštė suteikia aktyvų PS sistemos laikrodį, kad PS sistema galėtų veikti savarankiškai.
PS sistemos laikrodžio šaltinis
ZYNQ lustas suteikia 33.333333MHz laikrodžio įvestį PS daliai per X1 kristalą pagrindinėje plokštėje. Laikrodžio įvestis prijungta prie ZYNQ lusto BANK500 PS_CLK_500 kaiščio. Jo schema parodyta 2-5-1 paveiksle:ALINX-AC7Z020-ZYNQ7000-FPGA-Development-Board-7 pav.

Laikrodžio kaiščio priskyrimas:

Signalo pavadinimas ZYNQ smeigtukas
PS_CLK_500 E7

Maitinimo šaltinis
Maitinimo šaltinis ttagAC7Z010 pagrindinės plokštės e yra DC5V, kuri tiekiama prijungus laikiklio plokštę. Be to, BANK34 ir BANK35 galia taip pat teikiama per nešiklio plokštę. Pagrindinės plokštės maitinimo šaltinio konstrukcijos schema parodyta 2-6-1 paveiksle:ALINX-AC7Z020-ZYNQ7000-FPGA-Development-Board-8 pav.

FPGA kūrimo plokštė maitinama + 5 V ir yra paverčiama + 1.0 V, + 1.8 V, + 1.5 V, + 3.3 V keturiais maitinimo šaltiniais per keturias DC / DC maitinimo lustus. + 1.0 V išėjimo srovė gali siekti 6 A, + 1.8 V ir + 1.5 V galios išėjimo srovė yra 3 A, + 3.3 V išėjimo srovė yra 500 mA. J29 taip pat turi po 4 kaiščius, kad tiektų maitinimą į FPGA BANK34 ir BANK35. Numatytoji įtampa yra 3.3 V. Vartotojai gali pakeisti BANK34 ir BANK35 galią pakeisdami VCCIO34 ir VCCIO35 galinėje plokštėje. 1.5 V generuoja VTT ir VREF voltagto reikalauja DDR3 per TI TPS51206. Kiekvienos galios paskirstymo funkcijos parodytos šioje lentelėje:

Maitinimo šaltinis Funkcija
+1.0V ZYNQ PS ir PL skyrius Core Voltage
+1.8V ZYNQ PS ir PL dalinis pagalbinis ttage

BANK501 IO ttage

+3.3V ZYNQ Bank0,Bank500,QSIP FLASH

Laikrodžio kristalas

+1.5V DDR3, ZYNQ Bank501
VREF, VTT (+0.75 V) DDR3
VCCIO34/35 Bank34, Bank35

Kadangi ZYNQ FPGA maitinimo šaltinis turi įjungimo sekos reikalavimus, grandinės konstrukcijoje suprojektavome pagal lusto galios reikalavimus. Įjungimo seka yra +1.0V->+1.8V->(+1.5V, +3.3V, VCCIO) grandinės konstrukcija, užtikrinanti normalų lusto veikimą. Kadangi BANK34 ir BANK35 lygio standartus lemia nešiklio plokštės tiekiamas maitinimas, aukščiausia yra 3.3 V. Kai kuriate laikiklio plokštę taip, kad pagrindinės plokštės VCCIO34 ir VCCIO35 maitinimas būtų tiekiamas, įjungimo seka yra lėtesnė nei + 5 V.

AC7Z010 pagrindinės plokštės dydžio matmenysALINX-AC7Z020-ZYNQ7000-FPGA-Development-Board-9 pav.

Plokštės ir plokštės jungčių kaiščio priskyrimas
Pagrindinėje plokštėje iš viso yra du didelės spartos išplėtimo prievadai. Jis naudoja dvi 120 kontaktų plokščių jungtis (J29 / J30), kad būtų galima prijungti prie laikiklio plokštės. Plokštės ir plokštės jungties PIN atstumas yra 0.5 mm, tarp jų J29 yra prijungtas prie 5 V maitinimo, VCCIO maitinimo įvesties, kai kurių IO signalų ir JTAG signalus, o J30 yra prijungtas prie likusių IO signalų ir MIO. BANK34 ir BANK35 IO lygį galima keisti reguliuojant VCCIO įvestį ant jungties, aukščiausias lygis neviršija 3.3V. Mūsų sukurta AX7Z010 laikiklio plokštė pagal numatytuosius nustatymus yra 3.3 V. Atminkite, kad BANK13 IO nėra

Plokštės kaiščio priskyrimas plokštės jungties J29

J29 kaištis Signalas

 Vardas

ZYNQ smeigtukas

Skaičius

J29 kaištis Signalo pavadinimas ZYNQ smeigtukas

Skaičius

1 VCC5V 2 VCC5V
3 VCC5V 4 VCC5V
5 VCC5V 6 VCC5V
7 VCC5V 8 VCC5V
9 GND 10 GND
11 VCCIO_34 12 VCCIO_35
13 VCCIO_34 14 VCCIO_35
15 VCCIO_34 16 VCCIO_35
17 VCCIO_34 18 VCCIO_35
19 GND 20 GND
21 IO34_L10P V15 22 IO34_L7P Y16
23 IO34_L10N W15 24 IO34_L7N Y17
25 IO34_L15N U20 26 IO34_L17P Y18
27 IO34_L15P T20 28 IO34_L17N Y19
29 GND 30 GND
31 IO34_L9N U17 32 IO34_L8P W14
33 IO34_L9P T16 34 IO34_L8N Y14
35 IO34_L12N U19 36 IO34_L3P U13
37 IO34_L12P U18 38 IO34_L3N V13
39 GND 40 GND
41 IO34_L14N 20 p 42 IO34_L21N V18
43 IO34_L14P N20 44 IO34_L21P V17
45 IO34_L16N W20 46 IO34_L18P V16
47 IO34_L16P V20 48 IO34_L18N W16
49 GND 50 GND
51 IO34_L22N W19 52 IO34_L23P N17
53 IO34_L22P W18 54 IO34_L23N 18 p
55 IO34_L20N R18 56 IO34_L13N 19 p
57 IO34_L20P T17 58 IO34_L13P N18
59 GND 60 GND
61 IO34_L19N R17 62 IO34_L11N U15
63 IO34_L19P R16 64 IO34_L11P U14
65 IO34_L24P 15 p 66 IO34_L5N T15
67 IO34_L24N 16 p 68 IO34_L5P T14
69 GND 70 GND
71 IO34_L4P V12 72 IO34_L2N U12
73 IO34_L4N W13 74 IO34_L2P T12
75 IO34_L1P T11 76 IO34_L6N R14
77 IO34_L1N T10 78 IO34_L6P 14 p
79 GND 80 GND
81 IO13_L13P Y7 82 IO13_L21P V11
83 IO13_L13N Y6 84 IO13_L21N V10
85 IO13_L11N V7 86 IO13_L14N Y8
87 IO13_L11P U7 88 IO13_L14P Y9
89 GND 90 GND
91 IO13_L19N U5 92 IO13_L22N W6
93 IO13_L19P T5 94 IO13_L22P V6
95 IO13_L16P W10 96 IO13_L15P V8
97 IO13_L16N W9 98 IO13_L15N W8
99 GND 100 GND
101 IO13_L17P U9 102 IO13_L20P Y12
103 IO13_L17N U8 104 IO13_L20N Y13
105 IO13_L18P W11 106 IO13_L12N U10
107 IO13_L18N Y11 108 IO13_L12P T9
109 GND 110 GND
111 FPGA_TCK F9 112 VP K9
113 FPGA_TMS J6 114 VN L10
115 FPGA_TDO F6 116 PS_POR_B C7
117 FPGA_TDI G6 118 FPGA_DONE R11

Plokštės kaiščio priskyrimas plokštės jungties J30

J30 kaištis Signalo pavadinimas ZYNQ smeigtukas

Skaičius

J30 kaištis Signalo pavadinimas ZYNQ

PIN numeris

1 IO35_L1P C20 2 IO35_L15N F20
3 IO35_L1N B20 4 IO35_L15P F19
5 IO35_L18N G20 6 IO35_L5P E18
7 IO35_L18P G19 8 IO35_L5N E19
9 GND T13 10 GND T13
11 IO35_L10N J19 12 IO35_L3N D18
13 IO35_L10P K19 14 IO35_L3P E17
15 IO35_L2N A20 16 IO35_L4P D19
17 IO35_L2P B19 18 IO35_L4N D20
19 GND T13 20 GND T13
21 IO35_L8P M17 22 IO35_L9N L20
23 IO35_L8N M18 24 IO35_L9P L19
25 IO35_L7P M19 26 IO35_L6P F16
27 IO35_L7N M20 28 IO35_L6N F17
29 GND T13 30 GND T13
31 IO35_L17N H20 32 IO35_L16N G18
33 IO35_L17P J20 34 IO35_L16P G17
35 IO35_L19N G15 36 IO35_L13N H17
37 IO35_L19P H15 38 IO35_L13P H16
39 GND T13 40 GND T13
41 IO35_L12N K18 42 IO35_L14N H18
43 IO35_L12P K17 44 IO35_L14P J18
45 IO35_L24N J16 46 IO35_L20P K14
47 IO35_L24P K16 48 IO35_L20N J14
49 GND T13 50 GND T13
51 IO35_L21N N16 52 IO35_L11P L16
53 IO35_L21P N15 54 IO35_L11N L17
55 IO35_L22N L15 56 IO35_L23P M14
57 IO35_L22P L14 58 IO35_L23N M15
59 GND T13 60 GND T13
61 PS_MIO22 B17 62 PS_MIO50 B13
63 PS_MIO27 D13 64 PS_MIO45 B15
65 PS_MIO23 D11 66 PS_MIO46 D16
67 PS_MIO24 A16 68 PS_MIO41 C17
69 GND T13 70 GND T13
71 PS_MIO25 F15 72 PS_MIO7 D8
73 PS_MIO26 A15 74 PS_MIO12 D9
75 PS_MIO21 F14 76 PS_MIO10 E9
77 PS_MIO16 A19 78 PS_MIO11 C6
79 GND T13 80 GND T13
81 PS_MIO20 A17 82 PS_MIO9 B5
83 PS_MIO19 D10 84 PS_MIO14 C5
85 PS_MIO18 B18 86 PS_MIO8 D5
87 PS_MIO17 E14 88 PS_MIO0 E6
89 GND T13 90 GND T13
91 PS_MIO39 C18 92 PS_MIO13 E8
93 PS_MIO38 E13 94 PS_MIO47 B14
95 PS_MIO37 A10 96 PS_MIO48 B12
97 PS_MIO28 C16 98 PS_MIO49 C12
99 GND T13 100 GND T13
101 PS_MIO35 F12 102 PS_MIO52 C10
103 PS_MIO34 A12 104 PS_MIO51 B9
105 PS_MIO33 D15 106 PS_MIO40 D14
107 PS_MIO32 A14 108 PS_MIO44 F13
109 GND T13 110 GND T13
111 PS_MIO31 E16 112 PS_MIO15 C8
113 PS_MIO36 A11 114 PS_MIO42 E12
115 PS_MIO29 C13 116 PS_MIO43 A9
117 PS_MIO30 C15 118 PS_MIO53 C11
119 QSPI_D3_PS_MIO5 A6 120 QSPI_D2_PS_MIO4 B7

www.alinx.com

Dokumentai / Ištekliai

ALINX AC7Z020 ZYNQ7000 FPGA kūrimo plokštė [pdf] Naudotojo vadovas
AC7Z020, AC7Z020 ZYNQ7000 FPGA plėtros valdyba, ZYNQ7000 FPGA kūrimo taryba, FPGA kūrimo taryba, kūrimo taryba, valdyba

Nuorodos

Palikite komentarą

Jūsų el. pašto adresas nebus skelbiamas. Privalomi laukai pažymėti *